DVB-S2 기반 멀티미디어 방송을 위한 고속 LDPC 부복호 알고리즘에 관한 연구
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 임병수 | - |
dc.date.accessioned | 2017-02-22T02:19:51Z | - |
dc.date.available | 2017-02-22T02:19:51Z | - |
dc.date.issued | 2013 | - |
dc.date.submitted | 2013-01-21 | - |
dc.identifier.uri | http://kmou.dcollection.net/jsp/common/DcLoOrgPer.jsp?sItemId=000002174244 | ko_KR |
dc.identifier.uri | http://repository.kmou.ac.kr/handle/2014.oak/8223 | - |
dc.description.abstract | 본 논문에서는 첫째로 고속 부호화 방식을 연구하였다. 기존의 직렬구조에서 360 개의 부분 병렬을 이용하여, 그리고 부호화 구조에서 메모리를 효율적으로 적용하여, 기본 주파수 클럭 100 MHz에서 약 10 Gbps급의 부호기 구조를 설계하였다. 둘째로 비트 노드 계산을 체크 노드 계산 후에 하지 않고 체크 노드 계산 중에 수행하는 HSS(Horizontal Shuffle Scheduling) 방식[4]을 기반으로 하는 복호기 구조에서 기존의 방식 보다 고속화 할 수 있는 방안을 연구 하였으며, 기존의 dc개의 직렬 구조에서 dc개의 병렬 구조로 메모리를 효율적으로 설계함으로써 고속화가 가능하게끔 하였다. | - |
dc.description.tableofcontents | 그림 목차 ii 표 목차 iv 기호 v ABSTRACT vi 제 1 장 서론...................................................................1 제 2 장 고속 LDPC 부호기 설계.........................................3 제 3 장 효율적인 고속 LDPC 복호기...................................8 제 3-1 절 기존 복호 알고리즘............................................8 제 3-2 절 Horizontal Shuffle Scheduling 알고리즘..............13 제 4 장 다른 메모리를 이용한 dc 병렬 알고리즘 제안...........25 제 4-1 절 edge메모리와 Sj메모리 각각의 병렬구조..............26 제 4-2 절 edge메모리와 Sj메모리를 공유한 병렬구조...........30 제 4-3 절 edge메모리와 Sj메모리를 이중으로 공유한 병렬구조...............................................................................33 제 4-4 절 알고리즘 및 부호화율에 따른 FPGA 메모리 할당....36 제 5 장 복호 알고리즘에 따른 속도 및 메모리......................39 제 6 장 결론..................................................................42 참고문헌......................................................................44 | - |
dc.language | kor | - |
dc.publisher | 한국해양대학교 | - |
dc.title | DVB-S2 기반 멀티미디어 방송을 위한 고속 LDPC 부복호 알고리즘에 관한 연구 | - |
dc.type | Thesis | - |
dc.date.awarded | 2013-02 | - |
Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.